NVIDIA英伟达招聘实习生
NVIDIA英伟达招聘ASIC Physical Design实习生
NVIDIA是谁?
“全球最佳CEO”—— 哈佛商业评论
“全球最受赞赏公司”—— 财富
“全美最环保公司”—— 新闻周刊
“全球最聪明的50家公司”—— 麻省理工科技评论
“50大最佳工作场所”—— Glassdoor
NVIDIA——人工智能计算公司
.Intern - ASIC Physical Design -Shanghai
【坐标】上海市浦东新区,二号线广兰路地铁站附近
1. 芯片集成,网表生成
2. 综合,网表质量分析
3. 逻辑等价性验证
4. 约束文件的创建和验证, 产生底层模块时序约束
5. 与前端工程师一起分析解决时序问题
6. 与P&R工程师合作完成芯片物理实现模块划分
7. 芯片级和模块级时序分析和时序收敛
8. 特殊工作模式的时序分析和时序收敛,如IO,TEST等
9. 产生功能ECO脚本
【我们想要看到这样的你】
1. 电子工程或相关专业硕士生或本科生
2. 有芯片设计经验
3. 有相关课程背景:电路设计,数字电路
4. 有相关EDA工具使用经验者优先:Synopsys (DC/PT/Formality), Cadence (RC/LEC)
5. 具有脚本编写能力者优先:Perl, TCL
6. 良好的英语交流能力
7. 每周3天及以上,6个月以上
我需要如何申请呢?
如果你有任何疑问可以微信咨询NVIDIA招聘顾问Olivia Liu,微信号: lxtolivia
如果你对以上职位感兴趣,请发简历至:SH-Recruitment@nvidia.com
邮件标题:职位名+姓名+毕业时间+开始实习时间+可实习月数+招聘信息来源
NVIDIA英伟达招聘Design & Verification实习生
NVIDIA——人工智能计算公司
Intern - Design & Verification
【坐标】深圳
· This position will be responsible for board qualification and power measurement of NVIDIA products. Successful candidate will be in a dynamic engineering environment, with the opportunity to participate in a wide variety of exciting and challenging projects.
What you'll be doing:
? DC-DC Power solutions testing and debugging
? failure analysis
? analysis of analog DC/DC power designs
What we need to see:
? Major in EE, or related field. MS is preferred.
? Experience with PC architecture
? Good system knowledge of Desktop PC motherboards, Notebook motherboards, Graphics, handheld products, embedded systems.
? Good English speaking and listening.
Ways to stand out from the crowd:
? Experience in measuring/designing DC/DC power solution
? Experience in designing experiments and evaluating results are preferred.
我需要如何申请呢?
如果你有任何疑问可以微信咨询NVIDIA招聘顾问Olivia Liu,微信号: lxtolivia
如果你对以上职位感兴趣,请发简历至:SH-Recruitment@nvidia.com
邮件标题:职位名+姓名+毕业时间+开始实习时间+可实习月数+招聘信息来源
NVIDIA英伟达招聘GPU power analysis实习生
Intern-GPU power analysis intern- Shanghai
【你会做些什么】
· Develop the power flow to automate the power expenditures measurement.
· Evaluate new low-power technologies and improve chip power efficiency on architectural level.
· Support GPU/TEGRA RTL designers using the power flow and improve their power efficiency on micro-arch level.
· Understand and perform block level and chip-level power analysis.
【我们想要看到这样的你】
1. ASIC前端后端均有经验
2. 熟悉Perl或其他脚本语言
3. 至少6个月及以上,至少3天/周
我需要如何申请呢?
如果你有任何疑问可以微信咨询NVIDIA招聘顾问Olivia Liu,微信号: lxtolivia
如果你对以上职位感兴趣,请发简历至:SH-Recruitment@nvidia.com
邮件标题:职位名+姓名+毕业时间+开始实习时间+可实习月数+招聘信息来源